中国电子技术网

设为首页 网站地图 加入收藏

 
 

[原创] ADC1x13D080/JESD204A:高速ADC解决方案

关键词:JESD204A ADC1x13D080 高速ADC

时间:2013-11-08 14:54:50       来源:中电网

恩智浦设计了一个USB供电的演示板,演示互操作性Lattice的ECP3 FPGA的JESD204A串行接口应用于恩智浦的ADC。

由于有了在PC上运行的专用软件,USB电缆将可以为电路板提供电源,并与FPGA和ADC进行通信。它可以通过FPGA从ADC上加载数据,并对ADC的功能和性能进行观察(频率范围为[0;30]MHz)。通过默认板上振荡器,可以产生采样频率,但它可以选择采用一个外部时钟,以获得更大的灵活性和更好的抖动性能。

方案描述


图1 评估板原件图(1)


图2 评估板原件图(2)


图3 评估板连接示意图

所需要的设备列表,如下所示:

•一台PC

•一个USB电缆

•一个低抖动正弦波发生器

• 一个带通滤波器(以防正弦波纯度不够)

• 2个SMA-SMA电缆(如果使用过滤器),如果没有过滤器则1个电缆恩智浦演示板

此外,为了驱动PC的FPGA和ADC,专用的软件是必要的。

由于LabVIEW的问世,此软件已经开发完成,这意味着,至少在笔记本电脑和LabView环境本身(V8.5)上,需要安装LabView Runtime。

在此演示板上,采样频率为默认(由板上振荡器定义,产生FS=60MHZ)。所以,可以输入一个在0Hz~30MHz之间的正弦波。虽然ADC1x13D080数据表中提到的最低频率为65MHz,但我们决定采用60MHz的振荡器,这是因为,与其他振荡器相比,Abracon ASE振荡器有很好的抖动性(jitter),但是,如果输出频率高于60MHZ,就不容易实现。然而,它可以表现出良好的信噪比(SNR)性能(范围72dB,[0:30] MHz频带)。

详情请见:http://solution.eccn.com/solution_2013082713535947.htm

本文为中电网及《世界电子元器件》杂志版权所有,如转载请务必注明出处。
..

查看全文

  • 分享到:

 

猜你喜欢