中国电子技术网

设为首页 网站地图 加入收藏

 
 

[原创]Renesas 8V19N850 5G无线电单元时钟同步和发生器解决方案

关键词:无线通信 5G通信 Renesas 8V19N850

时间:2021-04-23 16:42:42       来源:中电网

Renesas公司的8V19N850是全集成的无线电单元时钟同步器和转换器时钟发生器,支持两个独立的频率域:一个是有四个输出的数字时钟(以太网和FEC速率)域,另一个是有12个输出的设备时钟(RF-PLL)域.以太网域从两个不同APLL来产生适应的频率,RF时钟域的输出产生非常低相位噪音的时钟以用于ADC/DAC电路.双DPLL前端架构支持任何的频率转换,每个DPLL提供可编程的带宽和用于实时频率/相位调整的DCO功能.DPLL能锁住1PPS输入信号,并在100秒或更低时间建立锁住.频率信息能从DPLL-0 到DPLL-1,反之亦然,使得两个基准(组合模式)的频率特性得以组合. 8V19N850可通过引脚映射I3CSM(包括以前的I2C)和3/4线SPI接口进行配置.设备时钟域(RF-PLL)支持JESD204B/C,而数字时钟域(以太网和FEC速率)支持eEEC和T-BC/T-TSC Class C.器件的核电源为3.3V,输出电压为3.3V,2.5V和1.8V.采用10 × 10 mm 88-VFQFPN封装,工作温度-40C 到 +105C.主要用于无线基础设备5G无线电.本文介绍了8V19N850主要特性,简化框图和框图,以及评估板8V19N850 EVB主要特性,电路图和材料清单.

 

The 8V19N850 is a fully integrated Radio Unit Clock Synchronizer andConverter Clock Generator designed as a high-performance clocksolution for phase/frequency synchronization and signal conditioning ofwireless base station radio equipment. The device supportsJESD204B/C subclass 0 and 1 device clocks and SYSREFsynchronization for converters.

The 8V19N850 supports two independent frequency domains: one thatcan be used for the digital clock (Ethernet and FEC rates) domain withfour outputs, and the device clock (RF-PLL) domain with 12 outputs. TheEthernet domain generates frequencies from two independent APL..

查看全文

  • 分享到:

 

猜你喜欢